Mostrar el registro sencillo del ítem
dc.contributor.advisor | Cáceres Gómez, Santiago | es |
dc.contributor.author | Hidalgo Uña, Rodrigo | |
dc.contributor.editor | Universidad de Valladolid. Escuela de Ingenierías Industriales | es |
dc.date.accessioned | 2017-03-07T09:32:23Z | |
dc.date.available | 2017-03-07T09:32:23Z | |
dc.date.issued | 2017 | |
dc.identifier.uri | http://uvadoc.uva.es/handle/10324/22457 | |
dc.description.abstract | Este trabajo fin de grado está enfocado en identificar los problemas relacionados con la interconexión de pistas presentes en las tarjetas de circuito impreso. Concretamente en la detección de los denominados stuck-at-zero y stuck-at-one. | es |
dc.description.sponsorship | Departamento de Tecnología Electrónica | es |
dc.format.mimetype | application/pdf | es |
dc.language.iso | spa | es |
dc.rights.accessRights | info:eu-repo/semantics/openAccess | es |
dc.rights.uri | http://creativecommons.org/licenses/by-nc-nd/4.0/ | |
dc.subject | Circuitos impresos | es |
dc.title | Implementación basada en una FPGA de un algoritmo para el test de pistas de tarjetas de circuito impreso | es |
dc.type | info:eu-repo/semantics/bachelorThesis | es |
dc.description.degree | Grado en Ingeniería en Electrónica Industrial y Automática | es |
dc.rights | Attribution-NonCommercial-NoDerivatives 4.0 International |
Ficheros en el ítem
Este ítem aparece en la(s) siguiente(s) colección(ones)
- Trabajos Fin de Grado UVa [30857]
