Show simple item record

dc.contributor.advisorMoríñigo Sotelo, Daniel es
dc.contributor.advisorMatthias Bucheres
dc.contributor.authorGallego Velázquez, Alba
dc.contributor.editorUniversidad de Valladolid. Escuela de Ingenierías Industriales es
dc.date.accessioned2025-09-25T16:17:20Z
dc.date.available2025-09-25T16:17:20Z
dc.date.issued2025
dc.identifier.urihttps://uvadoc.uva.es/handle/10324/78100
dc.description.abstractLa tesis expone en el desarrollo e implementación de un modelo compacto de un MOSFET, basado en el modelo teórico EKV, e implementado utilizando el lenguaje Verilog-A. La utilización de entornos de simulación y de compilación, como el servidor abierto OpenVAF y Ngspice, es fundamental para facilitar la ejecución efectiva del trabajo. La construcción de un modelo que pueda realizar la función de un nMOS o un pMOS nanométrico operando en un estado saturado se ve facilitada por éstos. En este modelo se incorporan dependencias físicas y se asegura la obtención de expresiones continuas para todas las regiones de inversión. El comportamiento del modelo se valida frente a datos experimentales mediante de simulación. El resultado de es un modelo preciso y versátil, apto para soportar diseños de circuitos analógicos integrados con un amplio rango de valores para el coeficiente de inversión.es
dc.description.abstractThe present thesis sets out the development and implementation of a compact model of a MOSFET, based on the theoretical EKV model, and implemented using the Verilog-A language. The utilization of simulation and compilation environments, such as the open server OpenVAF and Ngspice, is instrumental in facilitating the effective execution of the work. The construction of a model that can perform the function of an nMOS or a pMOS nanometric operating in a saturated state is facilitated by these. In this model, physical dependencies and second-order effects are incorporated, ensuring the attainment of continuous expressions for all inversion regions. The model's behaviour is validated against experimental data by means of simulation. This results in an accurate, compact and versatile model, which is suitable for supporting integrated analog circuits designs with a wide range of values for the inversion coefficient.es
dc.description.sponsorshipDepartamento de Ingeniería Eléctricaes
dc.format.mimetypeapplication/pdfes
dc.language.isoenges
dc.rights.accessRightsinfo:eu-repo/semantics/openAccesses
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/4.0/*
dc.subject.classificationSaturaciónes
dc.subject.classificationRegiónes
dc.subject.classificationModelo EKVes
dc.subject.classificationOpen-sourcees
dc.subject.classificationVerilog-Aes
dc.subject.classificationMOSFETes
dc.titleVerilog-A Based Implementation of a MOSFET Model for Analog Integrated Circuit Designes
dc.typeinfo:eu-repo/semantics/bachelorThesises
dc.description.degreeGrado en Ingeniería en Electrónica Industrial y Automáticaes
dc.rightsAttribution-NonCommercial-NoDerivatives 4.0 Internacional*
dc.subject.unesco3306 Ingeniería y Tecnología Eléctricases


Files in this item

Thumbnail

This item appears in the following Collection(s)

Show simple item record