<?xml version="1.0" encoding="UTF-8"?><?xml-stylesheet type="text/xsl" href="static/style.xsl"?><OAI-PMH xmlns="http://www.openarchives.org/OAI/2.0/" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xsi:schemaLocation="http://www.openarchives.org/OAI/2.0/ http://www.openarchives.org/OAI/2.0/OAI-PMH.xsd"><responseDate>2026-04-28T19:29:01Z</responseDate><request verb="GetRecord" identifier="oai:uvadoc.uva.es:10324/20942" metadataPrefix="dim">https://uvadoc.uva.es/oai/request</request><GetRecord><record><header><identifier>oai:uvadoc.uva.es:10324/20942</identifier><datestamp>2021-05-22T00:35:02Z</datestamp><setSpec>com_10324_38</setSpec><setSpec>col_10324_852</setSpec></header><metadata><dim:dim xmlns:dim="http://www.dspace.org/xmlns/dspace/dim" xmlns:doc="http://www.lyncode.com/xoai" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xsi:schemaLocation="http://www.dspace.org/xmlns/dspace/dim http://www.dspace.org/schema/dim.xsd">
<dim:field mdschema="dc" element="contributor" qualifier="advisor" lang="es" authority="b3ac8f1769f4dc5a" confidence="500" orcid_id="0000-0002-3380-3403">Sahelices Fernández, Benjamín</dim:field>
<dim:field mdschema="dc" element="contributor" qualifier="author" authority="afcda061-5f69-4be3-9e70-2a5b095d4c5b" confidence="500" orcid_id="">Rosa Martín, Adrián de la</dim:field>
<dim:field mdschema="dc" element="contributor" qualifier="editor" lang="es" authority="EDUVA35" confidence="500" orcid_id="">Universidad de Valladolid. Escuela Técnica Superior de Ingeniería Informática</dim:field>
<dim:field mdschema="dc" element="date" qualifier="accessioned">2016-11-14T17:57:10Z</dim:field>
<dim:field mdschema="dc" element="date" qualifier="available">2016-11-14T17:57:10Z</dim:field>
<dim:field mdschema="dc" element="date" qualifier="issued">2016</dim:field>
<dim:field mdschema="dc" element="identifier" qualifier="uri">http://uvadoc.uva.es/handle/10324/20942</dim:field>
<dim:field mdschema="dc" element="description" qualifier="abstract" lang="es">La memoria transaccional es un tema recurrente en la investigación, visto como posible soluci´on simple al problema de la concurrencia. Esta técnica promete hacer los accesos concurrentes a recursos compartidos lo más rápido posibles sin perder la corrección de los programas que los usan, evitando bloqueos en el acceso hasta que realmente se produzca un conﬂicto, momento en el que la transacción será abortada para evitar errores, dándonos la opción de recuperarnos.&#xd;
En este trabajo nos centramos en la implementación que por primera vez Intel hace disponible en sus procesadores de última generación dirigidos a consumidores domésticos. Las instrucciones TSX permiten acceder a memoria transaccional implementada directamente en el hardware, con considerables mejoras del rendimiento y sin aumentar la diﬁcultad a la hora del desarrollo.&#xd;
Para soportar estas aﬁrmaciones, en este trabajo compararemos las características, implemetación, rendimiento y comportamiento de la memoria transaccional frente a una ejecución más tradicional con cierres de exclusión mutua. Usaremos para ello un benchmark sintético que simula una base de datos de un servidor web concurrido, situación que pensamos que podría beneﬁciarse de una implementación con memoria transaccional.&#xd;
Esta experimentación estará precedida por una introducción al contexto del problema y la historia de la memoria transaccional hardware.</dim:field>
<dim:field mdschema="dc" element="description" qualifier="degree" lang="es">Grado en Ingeniería Informática</dim:field>
<dim:field mdschema="dc" element="format" qualifier="mimetype" lang="es">application/zip</dim:field>
<dim:field mdschema="dc" element="language" qualifier="iso" lang="es">spa</dim:field>
<dim:field mdschema="dc" element="rights" qualifier="accessRights" lang="es">info:eu-repo/semantics/openAccess</dim:field>
<dim:field mdschema="dc" element="rights" qualifier="uri">http://creativecommons.org/licenses/by-nc-nd/4.0/</dim:field>
<dim:field mdschema="dc" element="rights">Attribution-NonCommercial-NoDerivatives 4.0 International</dim:field>
<dim:field mdschema="dc" element="subject" lang="es">[Pendiente de asignar]</dim:field>
<dim:field mdschema="dc" element="title" lang="es">Caracterización de memoria transaccional hardware sobre procesadores Intel</dim:field>
<dim:field mdschema="dc" element="type" lang="es">info:eu-repo/semantics/bachelorThesis</dim:field>
</dim:dim></metadata></record></GetRecord></OAI-PMH>