<?xml version="1.0" encoding="UTF-8"?><?xml-stylesheet type="text/xsl" href="static/style.xsl"?><OAI-PMH xmlns="http://www.openarchives.org/OAI/2.0/" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xsi:schemaLocation="http://www.openarchives.org/OAI/2.0/ http://www.openarchives.org/OAI/2.0/OAI-PMH.xsd"><responseDate>2026-05-05T20:49:38Z</responseDate><request verb="GetRecord" identifier="oai:uvadoc.uva.es:10324/25394" metadataPrefix="etdms">https://uvadoc.uva.es/oai/request</request><GetRecord><record><header><identifier>oai:uvadoc.uva.es:10324/25394</identifier><datestamp>2021-06-29T17:35:15Z</datestamp><setSpec>com_10324_38</setSpec><setSpec>col_10324_852</setSpec></header><metadata><thesis xmlns="http://www.ndltd.org/standards/metadata/etdms/1.0/" xmlns:doc="http://www.lyncode.com/xoai" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xsi:schemaLocation="http://www.ndltd.org/standards/metadata/etdms/1.0/ http://www.ndltd.org/standards/metadata/etdms/1.0/etdms.xsd">
<title>Implementación en una FPGA de un procesador básico segmentado basado en MIPS</title>
<creator>Gómez Hernández, Jonatan</creator>
<contributor>Cáceres Gómez, Santiago</contributor>
<contributor>Universidad de Valladolid. Escuela de Ingenierías Industriales</contributor>
<subject>Microprocesadores</subject>
<description>Este Trabajo Fin de Grado consiste en la implementación en una placa Basys 3 de un Microprocesador &#xd;
de tipo MIPS segmentado o pipeline, el cual está programado en VHDL utilizando la herramienta &#xd;
Vivado Design, del fabricante Xilinx.&#xd;
Es segmentado siguiendo la evolución natural que han tenido este tipo de aparatos, pasando de poder &#xd;
ejecutar una única instrucción por ciclo de reloj a varias en el mismo  tiempo, es decir, poder &#xd;
dividir su potencial o capacidad en varias etapas que irán ejecutando partes de la instrucción &#xd;
global simultáneamente, consiguiendo así que se realice cada instrucción de una manera mucho más &#xd;
rápida.&#xd;
En el presente trabajo se explicará detalladamente el proceso de diseño y creación del &#xd;
microprocesador segmentado, así como las comprobaciones pertinentes para cerciorarnos que, una vez &#xd;
finalizado, funciona de manera correcta para cualquier combinación de instrucciones pertenecientes &#xd;
a su repertorio.</description>
<date>2017-09-05</date>
<date>2017-09-05</date>
<date>2017</date>
<type>info:eu-repo/semantics/bachelorThesis</type>
<identifier>http://uvadoc.uva.es/handle/10324/25394</identifier>
<language>spa</language>
<rights>info:eu-repo/semantics/openAccess</rights>
<rights>http://creativecommons.org/licenses/by-nc-nd/4.0/</rights>
<rights>Attribution-NonCommercial-NoDerivatives 4.0 International</rights>
</thesis></metadata></record></GetRecord></OAI-PMH>