<?xml version="1.0" encoding="UTF-8"?><?xml-stylesheet type="text/xsl" href="static/style.xsl"?><OAI-PMH xmlns="http://www.openarchives.org/OAI/2.0/" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xsi:schemaLocation="http://www.openarchives.org/OAI/2.0/ http://www.openarchives.org/OAI/2.0/OAI-PMH.xsd"><responseDate>2026-05-05T19:40:55Z</responseDate><request verb="GetRecord" identifier="oai:uvadoc.uva.es:10324/26792" metadataPrefix="didl">https://uvadoc.uva.es/oai/request</request><GetRecord><record><header><identifier>oai:uvadoc.uva.es:10324/26792</identifier><datestamp>2021-06-29T19:19:34Z</datestamp><setSpec>com_10324_38</setSpec><setSpec>col_10324_852</setSpec></header><metadata><d:DIDL xmlns:d="urn:mpeg:mpeg21:2002:02-DIDL-NS" xmlns:doc="http://www.lyncode.com/xoai" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance" xsi:schemaLocation="urn:mpeg:mpeg21:2002:02-DIDL-NS http://standards.iso.org/ittf/PubliclyAvailableStandards/MPEG-21_schema_files/did/didl.xsd">
<d:DIDLInfo>
<dcterms:created xmlns:dcterms="http://purl.org/dc/terms/" xsi:schemaLocation="http://purl.org/dc/terms/ http://dublincore.org/schemas/xmls/qdc/dcterms.xsd">2017-10-31T16:48:14Z</dcterms:created>
</d:DIDLInfo>
<d:Item id="hdl_10324_26792">
<d:Descriptor>
<d:Statement mimeType="application/xml; charset=utf-8">
<dii:Identifier xmlns:dii="urn:mpeg:mpeg21:2002:01-DII-NS" xsi:schemaLocation="urn:mpeg:mpeg21:2002:01-DII-NS http://standards.iso.org/ittf/PubliclyAvailableStandards/MPEG-21_schema_files/dii/dii.xsd">urn:hdl:10324/26792</dii:Identifier>
</d:Statement>
</d:Descriptor>
<d:Descriptor>
<d:Statement mimeType="application/xml; charset=utf-8">
<oai_dc:dc xmlns:oai_dc="http://www.openarchives.org/OAI/2.0/oai_dc/" xmlns:dc="http://purl.org/dc/elements/1.1/" xsi:schemaLocation="http://www.openarchives.org/OAI/2.0/oai_dc/ http://www.openarchives.org/OAI/2.0/oai_dc.xsd">
<dc:title>Implantación de un Microcontrolador en un dispositivo FPGA</dc:title>
<dc:creator>Vicente Herranz, Rodrigo</dc:creator>
<dc:contributor>Andrés Rodríguez-Trelles, Francisco José de</dc:contributor>
<dc:contributor>Universidad de Valladolid. Escuela de Ingenierías Industriales</dc:contributor>
<dc:subject>Microcontroladores</dc:subject>
<dc:description>Este proyecto presenta el diseño completo, y la realización, de un sistema&#xd;
digital complejo, incluyendo un microcontrolador en un único dispositivo, tipo&#xd;
FPGA. Para conseguirlo, se ha utilizado las herramientas de Lattice Diamond y&#xd;
Lattice MicoSystem, así como técnicas innovadoras de diseño.&#xd;
El diseño incorpora un sensor de ultrasonidos, que se ha utilizado para medir&#xd;
distancias, y una interface de usuario, basada en interruptores y&#xd;
visualizadores de 7 segmentos.&#xd;
Se ha empleado una técnica de diseño original, en la que las interconexiones,&#xd;
entre el microcontrolador y los restantes elementos, se hace en base a&#xd;
esquemas, y se evita una descripción estructural, extremadamente compleja y&#xd;
con gran riesgo de errores en VHDL.&#xd;
La programación del microcontrolador se realiza en lenguaje C, con lo que en&#xd;
el mismo diseño se emplean, esquemas, descripciones VHDL y verilog,&#xd;
herramientas de generación automática de bloques y lenguaje C.&#xd;
El diseño se ha realizado de forma incremental, y se ha implantado en un&#xd;
prototipo completamente funcional.</dc:description>
<dc:date>2017-10-31T16:48:14Z</dc:date>
<dc:date>2017-10-31T16:48:14Z</dc:date>
<dc:date>2017</dc:date>
<dc:type>info:eu-repo/semantics/bachelorThesis</dc:type>
<dc:identifier>http://uvadoc.uva.es/handle/10324/26792</dc:identifier>
<dc:language>spa</dc:language>
<dc:rights>info:eu-repo/semantics/openAccess</dc:rights>
<dc:rights>http://creativecommons.org/licenses/by-nc-nd/4.0/</dc:rights>
<dc:rights>Attribution-NonCommercial-NoDerivatives 4.0 International</dc:rights>
</oai_dc:dc>
</d:Statement>
</d:Descriptor>
<d:Component id="10324_26792_1">
<d:Resource ref="https://uvadoc.uva.es/bitstream/10324/26792/1/TFG-P-714.pdf" mimeType="application/pdf"/>
</d:Component>
<d:Component id="10324_26792_2">
<d:Resource ref="https://uvadoc.uva.es/bitstream/10324/26792/2/TFG-P-714.anejos.zip" mimeType="application/zip"/>
</d:Component>
</d:Item>
</d:DIDL></metadata></record></GetRecord></OAI-PMH>