RT info:eu-repo/semantics/bachelorThesis T1 Implementación en una FPGA de un procesador básico segmentado basado en MIPS A1 Gómez Hernández, Jonatan A2 Universidad de Valladolid. Escuela de Ingenierías Industriales K1 Microprocesadores AB Este Trabajo Fin de Grado consiste en la implementación en una placa Basys 3 de un Microprocesador de tipo MIPS segmentado o pipeline, el cual está programado en VHDL utilizando la herramienta Vivado Design, del fabricante Xilinx.Es segmentado siguiendo la evolución natural que han tenido este tipo de aparatos, pasando de poder ejecutar una única instrucción por ciclo de reloj a varias en el mismo tiempo, es decir, poder dividir su potencial o capacidad en varias etapas que irán ejecutando partes de la instrucción global simultáneamente, consiguiendo así que se realice cada instrucción de una manera mucho más rápida.En el presente trabajo se explicará detalladamente el proceso de diseño y creación del microprocesador segmentado, así como las comprobaciones pertinentes para cerciorarnos que, una vez finalizado, funciona de manera correcta para cualquier combinación de instrucciones pertenecientes a su repertorio. YR 2017 FD 2017 LK http://uvadoc.uva.es/handle/10324/25394 UL http://uvadoc.uva.es/handle/10324/25394 LA spa NO Departamento de Tecnología Electrónica DS UVaDOC RD 11-may-2025