RT info:eu-repo/semantics/bachelorThesis T1 Comunicación Ethernet entre un ordenador y una FPGA empleando un procesador Teensy A1 Serna Bravo, Pablo A2 Universidad de Valladolid. Escuela de Ingenierías Industriales K1 Ethernet K1 FPGA K1 Teensy K1 Qt K1 Arduino. K1 3307 Tecnología Electrónica AB En este trabajo se ha implementado un enlace Ethernet entre un ordenador y un dispositivo reconfigurable tipo FPGA. Se ha empleado un microcontrolador Teensy 4.1 con una conexión Ethernet de 100 Mbps que se comunica con el ordenador a través de tramas TCP. Entre este dispositivo y la FPGA se ha implementado una interfaz paralela que permite comunicarse con múltiples componentes internos de la FPGA.Se ha empleado el software de Qt y de Arduino para crear programas en ambos dispositivos. Se describe el código utilizado y se obtienen resultados de la velocidad de comunicación. YR 2022 FD 2022 LK https://uvadoc.uva.es/handle/10324/54262 UL https://uvadoc.uva.es/handle/10324/54262 LA spa NO Departamento de Tecnología Electrónica DS UVaDOC RD 19-nov-2024