• español
  • English
  • français
  • Deutsch
  • português (Brasil)
  • italiano
    • español
    • English
    • français
    • Deutsch
    • português (Brasil)
    • italiano
    • español
    • English
    • français
    • Deutsch
    • português (Brasil)
    • italiano
    JavaScript is disabled for your browser. Some features of this site may not work without it.

    Parcourir

    Tout UVaDOCCommunautésPar date de publicationAuteursSujetsTitres

    Mon compte

    Ouvrir une session

    Statistiques

    Statistiques d'usage de visualisation

    Compartir

    Voir le document 
    •   Accueil de UVaDOC
    • PROJET DE FIN D'ÉTUDES
    • Trabajos Fin de Grado UVa
    • Voir le document
    •   Accueil de UVaDOC
    • PROJET DE FIN D'ÉTUDES
    • Trabajos Fin de Grado UVa
    • Voir le document
    • español
    • English
    • français
    • Deutsch
    • português (Brasil)
    • italiano

    Exportar

    RISMendeleyRefworksZotero
    • edm
    • marc
    • xoai
    • qdc
    • ore
    • ese
    • dim
    • uketd_dc
    • oai_dc
    • etdms
    • rdf
    • mods
    • mets
    • didl
    • premis

    Citas

    Por favor, use este identificador para citar o enlazar este ítem:http://uvadoc.uva.es/handle/10324/25394

    Título
    Implementación en una FPGA de un procesador básico segmentado basado en MIPS
    Autor
    Gómez Hernández, Jonatan
    Director o Tutor
    Cáceres Gómez, SantiagoAutoridad UVA
    Editor
    Universidad de Valladolid. Escuela de Ingenierías IndustrialesAutoridad UVA
    Año del Documento
    2017
    Titulación
    Grado en Ingeniería en Electrónica Industrial y Automática
    Résumé
    Este Trabajo Fin de Grado consiste en la implementación en una placa Basys 3 de un Microprocesador de tipo MIPS segmentado o pipeline, el cual está programado en VHDL utilizando la herramienta Vivado Design, del fabricante Xilinx. Es segmentado siguiendo la evolución natural que han tenido este tipo de aparatos, pasando de poder ejecutar una única instrucción por ciclo de reloj a varias en el mismo tiempo, es decir, poder dividir su potencial o capacidad en varias etapas que irán ejecutando partes de la instrucción global simultáneamente, consiguiendo así que se realice cada instrucción de una manera mucho más rápida. En el presente trabajo se explicará detalladamente el proceso de diseño y creación del microprocesador segmentado, así como las comprobaciones pertinentes para cerciorarnos que, una vez finalizado, funciona de manera correcta para cualquier combinación de instrucciones pertenecientes a su repertorio.
    Materias (normalizadas)
    Microprocesadores
    Departamento
    Departamento de Tecnología Electrónica
    Idioma
    spa
    URI
    http://uvadoc.uva.es/handle/10324/25394
    Derechos
    openAccess
    Aparece en las colecciones
    • Trabajos Fin de Grado UVa [30838]
    Afficher la notice complète
    Fichier(s) constituant ce document
    Nombre:
    TFG-P-655.pdf
    Tamaño:
    2.413Mo
    Formato:
    Adobe PDF
    Thumbnail
    Voir/Ouvrir
    Attribution-NonCommercial-NoDerivatives 4.0 InternationalExcepté là où spécifié autrement, la license de ce document est décrite en tant que Attribution-NonCommercial-NoDerivatives 4.0 International

    Universidad de Valladolid

    Powered by MIT's. DSpace software, Version 5.10