• español
  • English
  • français
  • Deutsch
  • português (Brasil)
  • italiano
    • español
    • English
    • français
    • Deutsch
    • português (Brasil)
    • italiano
    • español
    • English
    • français
    • Deutsch
    • português (Brasil)
    • italiano
    JavaScript is disabled for your browser. Some features of this site may not work without it.

    Parcourir

    Tout UVaDOCCommunautésPar date de publicationAuteursSujetsTitres

    Mon compte

    Ouvrir une session

    Statistiques

    Statistiques d'usage de visualisation

    Compartir

    Voir le document 
    •   Accueil de UVaDOC
    • PROJET DE FIN D'ÉTUDES
    • Trabajos Fin de Máster UVa
    • Voir le document
    •   Accueil de UVaDOC
    • PROJET DE FIN D'ÉTUDES
    • Trabajos Fin de Máster UVa
    • Voir le document
    • español
    • English
    • français
    • Deutsch
    • português (Brasil)
    • italiano

    Exportar

    RISMendeleyRefworksZotero
    • edm
    • marc
    • xoai
    • qdc
    • ore
    • ese
    • dim
    • uketd_dc
    • oai_dc
    • etdms
    • rdf
    • mods
    • mets
    • didl
    • premis

    Citas

    Por favor, use este identificador para citar o enlazar este ítem:http://uvadoc.uva.es/handle/10324/36054

    Título
    Implantación de circuitos detectores de secuencia en dispositivos FPGA
    Autor
    Juan Hernández, Rubén de
    Director o Tutor
    Andrés Rodríguez-Trelles, Francisco José deAutoridad UVA
    Editor
    Universidad de Valladolid. Escuela de Ingenierías IndustrialesAutoridad UVA
    Año del Documento
    2019
    Titulación
    Máster en Ingeniería Industrial
    Résumé
    El estudio de investigación realizado y descrito en este Trabajo Fin de Master consiste en realizar el desarrollo y la implantación de varios circuitos lógicos que permitan la detección de secuencias suministradas en diferentes formatos. Estos circuitos se encargan de obtener una secuencia de información y tratarla para conseguir el objetivo especificado para ella. Para ello se crearan varios circuitos que extraigan información en forma secuencial, suministradas por diferentes fuentes. Como caso concreto se tratará la suministrada por un sensor de temperatura y humedad. Como herramienta de diseño se ha empleado Lattice Diamond de Lattice Semiconductors, realizando la implantación en la FPGA Machx02 1200-ZE.
    Materias (normalizadas)
    Sistemas de información - Innovaciones tecnológicas
    Instrumentos electrónicos
    Electrónica
    Departamento
    Departamento de Tecnología Electrónica
    Idioma
    spa
    URI
    http://uvadoc.uva.es/handle/10324/36054
    Derechos
    openAccess
    Aparece en las colecciones
    • Trabajos Fin de Máster UVa [7002]
    Afficher la notice complète
    Fichier(s) constituant ce document
    Nombre:
    TFM-I-1096.pdf
    Tamaño:
    4.956Mo
    Formato:
    Adobe PDF
    Thumbnail
    Voir/Ouvrir
    Attribution-NonCommercial-NoDerivatives 4.0 InternationalExcepté là où spécifié autrement, la license de ce document est décrite en tant que Attribution-NonCommercial-NoDerivatives 4.0 International

    Universidad de Valladolid

    Powered by MIT's. DSpace software, Version 5.10