Por favor, use este identificador para citar o enlazar este ítem:https://uvadoc.uva.es/handle/10324/71224
Título
Uso del conocimiento de la arquitectura Fermi para mejorar el rendimiento en aplicaciones CUDA
Congreso
XXII Jornadas de Paralelismo
Año del Documento
2011
Editorial
Universidad de La Laguna
Descripción Física
6 p.
Descripción
Producción Científica
Documento Fuente
XXII Jornadas de Paralelismo, Tenerife, Spain, 2011.
Abstract
Las unidades de procesamiento gráfico (GPUs) actualmente están jugando un papel muy importante como aceleradores para cómputo de propósito general. La implementación de códigos paralelos de alto rendimiento en GPUs es una tarea recomendada para programadores experimentados, debido al alto grado de dificultad de explotar eficientemente el uso de los sus recursos. La elección del tamaño y la forma de los bloques de hilos son decisiones importantes ya que tienen un impacto muy significativo sobre el rendimiento de las aplicaciones. La arquitectura Fermi de NVIDIA introduce nuevos criterios a la hora de selec-cionar los tamaños y la geometría de los bloques de hilos. En este artículo mostramos un estudio de dichos criterios, así como una guía general para seleccionar un bloque de hilos apropiado para diferentes tipos de aplicaciones.
Materias (normalizadas)
Informática
Materias Unesco
1203 Ciencia de Los Ordenadores
3304 Tecnología de Los Ordenadores
Palabras Clave
CUDA
Fermi
auto-tuning
GP-GPU
ISBN
978-84-694-1791-1
Patrocinador
Esta investigación está parcialmente financiada por el Ministerio de Industria (CENIT MARTA, CENIT OASIS, CENIT OCEANLIDER), Ministerio de Ciencia y Tecnología (CAPAP-H3 network, TIN2010-12011-E) y el proyecto HPC-EUROPA2 (No:228398).
Version del Editor
Idioma
spa
Tipo de versión
info:eu-repo/semantics/publishedVersion
Derechos
openAccess
Collections
Files in this item