Mostrar el registro sencillo del ítem

dc.contributor.advisorZalama Casanova, Eduardo es
dc.contributor.authorParro Alonso, Henar
dc.contributor.editorUniversidad de Valladolid. Escuela de Ingenierías Industriales es
dc.date.accessioned2024-07-26T14:17:45Z
dc.date.available2024-07-26T14:17:45Z
dc.date.issued2024
dc.identifier.urihttps://uvadoc.uva.es/handle/10324/69215
dc.description.abstractEste trabajo de fin de grado se centra en la implementación de un procesador basado en la arquitectura RISC-V, específicamente el conjunto de instrucciones RV32I, utilizando la herramienta de simulación Logisim-Evolution. El objetivo principal es implementar un procesador funcional que pueda ser utilizado en hardware real, como una FPGA, o en futuros proyectos que busquen ampliar la capacidad de instrucciones del proce sador. A lo largo del documento, se detallan los pasos para la implementación de las instrucciones de tipo R, I, S, B, U y J, así como la integración de todos los componentes en un único sistema. La combinación de RISC-V y Logisim-Evolution ofrece una po derosa herramienta para la enseñanza de la arquitectura de computadores y el diseño de sistemas digitales que se ha aprovechado para desarrollar una serie de prácticas de laboratorio. Estos guían al estudiante a implementar un procesador desde cero abor dando la arquitectura del procesador de manera progresiva. La implementación final del procesador permite la simulación de instrucciones básicas y avanzadas, proporcio nando una visión integral del funcionamiento de los procesadores modernos basados en la arquitectura RISC-V.es
dc.description.abstractThis degree dissertation focuses on the implementation of a processor based on the RISC-V architecture, specifically the RV32I instruction set, using the Logisim-Evolution simulation tool. The main objective is to implement a functional processor that can be used in real hardware, such as an FPGA, or in future projects aimed at expanding the processor’s instruction capacity. Throughout the document, the steps for implemen ting R, I, S, B, U, and J type instructions are detailed, as well as the integration of all components into a single system. The combination of RISC-V and Logisim-Evolution offers a powerful tool for teaching computer architecture and digital system design, which has been utilized to develop a series of laboratory practices. These guide stu dents in implementing a processor from scratch, progressively addressing the processor architecture. The final implementation of the processor allows the simulation of both basic and advanced instructions, providing a comprehensive view of the operation of modern processors based on the RISC-V architecture.es
dc.description.sponsorshipDepartamento de Tecnología Electrónicaes
dc.format.mimetypeapplication/pdfes
dc.language.isospaes
dc.rights.accessRightsinfo:eu-repo/semantics/openAccesses
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/4.0/*
dc.subject.classificationProcesadoreses
dc.subject.classificationRISC-Ves
dc.subject.classificationCircuitos digitaleses
dc.subject.classificationInstruccioneses
dc.subject.classificationLaboratorioes
dc.titleImplementación del procesador RV321 en el programa Logisim-Evolutiones
dc.typeinfo:eu-repo/semantics/bachelorThesises
dc.description.degreeGrado en Ingeniería en Electrónica Industrial y Automáticaes
dc.rightsAttribution-NonCommercial-NoDerivatives 4.0 Internacional*
dc.subject.unesco2203.01 Circuitoses


Ficheros en el ítem

Thumbnail

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem