Mostrar el registro sencillo del ítem
dc.contributor.author | de Castro, Manuel | |
dc.contributor.author | Osorio, Roberto R. | |
dc.contributor.author | Torres de la Sierra, Yuri | |
dc.contributor.author | González Escribano, Arturo | |
dc.contributor.author | Llanos Ferraris, Diego Rafael | |
dc.date.accessioned | 2024-10-16T16:09:45Z | |
dc.date.available | 2024-10-16T16:09:45Z | |
dc.date.issued | 2022 | |
dc.identifier.citation | Jornadas SARTECO 2022 – XXXII Jornadas de Paralelismo (JP2022), Alicante, España | es |
dc.identifier.isbn | 9788413021850 | es |
dc.identifier.uri | https://uvadoc.uva.es/handle/10324/70867 | |
dc.description | Producción Científica | es |
dc.description.abstract | La estimación de movimiento es una de las principales tareas detrás de cualquier codificador de vídeo. Es una tarea computacionalmente costosa, por lo que habitualmente se suele delegar a hardware específico o reconfigurable, como FPGAs. A lo largo de los años se han desarrollado múltiples implementaciones del algoritmo para FPGAs, utilizando principalmente lenguajes de descripción de hardware como Verilog o VHDL. Como la programación en estos lenguajes es compleja, es deseable la utilización de lenguajes de más alto nivel para desarrollar aplicaciones para FPGAs. En este trabajo presentamos una implementación paralela del algoritmo de estimación de movimiento por block-matching utilizando OpenCL para FPGAs. Nuestra propuesta procesa fotogramas Full HD completos dentro de la FPGA de forma eficiente. La propuesta ha sido desarrollada con la FPGA Intel Stratix 10 en mente, por lo que mostramos la utilización de recursos de nuestra propuesta cuando se sintetiza en una FPGA de este modelo. También mostramos una comparación de rendimiento entre nuestra propuesta y varias implementaciones CPU con distinto nivel de optimización y capacidades vectoriales. Este trabajo también busca evaluar OpenCL como herramienta para el desarrollo de aplicaciones FPGA, en términos de expresividad. | es |
dc.format.extent | 8 p. | es |
dc.format.mimetype | application/pdf | es |
dc.language.iso | spa | es |
dc.publisher | Universidad de Alicante | es |
dc.rights.accessRights | info:eu-repo/semantics/openAccess | es |
dc.subject | Informática | es |
dc.subject.classification | Codificación de Vídeo | es |
dc.subject.classification | Estimación de movimiento | es |
dc.subject.classification | FPGA | es |
dc.subject.classification | OpenCL | es |
dc.title | Implementación de un algoritmo de Estimación de Movimiento para FPGAs utilizando OpenCL | es |
dc.type | info:eu-repo/semantics/conferenceObject | es |
dc.identifier.doi | 10.5281/zenodo.13941547 | es |
dc.relation.publisherversion | https://www.researchgate.net/publication/384968825_Implementacion_de_un_algoritmo_de_Estimacion_de_Movimiento_para_FPGAs_utilizando_OpenCL | es |
dc.title.event | Jornadas SARTECO 2022 – XXXII Jornadas de Paralelismo (JP2022) | es |
dc.description.project | Esta investigación ha sido financiada parcialmente por el Ministerio de Economía, Industria y Competitividad y por el programa ERDF de la Unión Europea a través del proyecto PCAS (TIN2017-88614-R); la Junta de Castilla y León - FEDER Grants a través de los proyectos PROPHET y PROPHET-2 (VA082P17, VA226P20); la Fundación General de la Universidad de Valladolid a través del contrato 062/204051; el Ministerio de Ciencia e Innovación (PID2019-104184RB-I00, AEI/FEDER/EU, 10.13039/501100011033); y por la Xunta de Galicia y fondos FEDER (Centro de Investigación de Galicia acreditación 2019-2022, ref. ED431G 2019/01, así como el Programa de Consolidación y Estructuración de Unidades de Investigación Competitivas, ref. ED431C 2017/04). | es |
dc.type.hasVersion | info:eu-repo/semantics/publishedVersion | es |
dc.subject.unesco | 1203 Ciencia de Los Ordenadores | es |
dc.subject.unesco | 3304 Tecnología de Los Ordenadores | es |