Mostrar el registro sencillo del ítem

dc.contributor.advisorCáceres Gómez, Santiago es
dc.contributor.authorGómez Hernández, Jonatan
dc.contributor.editorUniversidad de Valladolid. Escuela de Ingenierías Industriales es
dc.date.accessioned2017-09-05T13:11:11Z
dc.date.available2017-09-05T13:11:11Z
dc.date.issued2017
dc.identifier.urihttp://uvadoc.uva.es/handle/10324/25394
dc.description.abstractEste Trabajo Fin de Grado consiste en la implementación en una placa Basys 3 de un Microprocesador de tipo MIPS segmentado o pipeline, el cual está programado en VHDL utilizando la herramienta Vivado Design, del fabricante Xilinx. Es segmentado siguiendo la evolución natural que han tenido este tipo de aparatos, pasando de poder ejecutar una única instrucción por ciclo de reloj a varias en el mismo tiempo, es decir, poder dividir su potencial o capacidad en varias etapas que irán ejecutando partes de la instrucción global simultáneamente, consiguiendo así que se realice cada instrucción de una manera mucho más rápida. En el presente trabajo se explicará detalladamente el proceso de diseño y creación del microprocesador segmentado, así como las comprobaciones pertinentes para cerciorarnos que, una vez finalizado, funciona de manera correcta para cualquier combinación de instrucciones pertenecientes a su repertorio.es
dc.description.sponsorshipDepartamento de Tecnología Electrónicaes
dc.format.mimetypeapplication/pdfes
dc.language.isospaes
dc.rights.accessRightsinfo:eu-repo/semantics/openAccesses
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/4.0/
dc.subjectMicroprocesadoreses
dc.titleImplementación en una FPGA de un procesador básico segmentado basado en MIPSes
dc.typeinfo:eu-repo/semantics/bachelorThesises
dc.description.degreeGrado en Ingeniería en Electrónica Industrial y Automáticaes
dc.rightsAttribution-NonCommercial-NoDerivatives 4.0 International


Ficheros en el ítem

Thumbnail

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem