• español
  • English
  • français
  • Deutsch
  • português (Brasil)
  • italiano
    • español
    • English
    • français
    • Deutsch
    • português (Brasil)
    • italiano
    • español
    • English
    • français
    • Deutsch
    • português (Brasil)
    • italiano
    JavaScript is disabled for your browser. Some features of this site may not work without it.

    Stöbern

    Gesamter BestandBereicheErscheinungsdatumAutorenSchlagwortenTiteln

    Mein Benutzerkonto

    Einloggen

    Statistik

    Benutzungsstatistik

    Compartir

    Dokumentanzeige 
    •   UVaDOC Startseite
    • WISSENSCHAFTLICHE ARBEITEN
    • Grupos de Investigación
    • Untitled
    • GCME - Artículos de revista
    • Dokumentanzeige
    •   UVaDOC Startseite
    • WISSENSCHAFTLICHE ARBEITEN
    • Grupos de Investigación
    • Untitled
    • GCME - Artículos de revista
    • Dokumentanzeige
    • español
    • English
    • français
    • Deutsch
    • português (Brasil)
    • italiano

    Exportar

    RISMendeleyRefworksZotero
    • edm
    • marc
    • xoai
    • qdc
    • ore
    • ese
    • dim
    • uketd_dc
    • oai_dc
    • etdms
    • rdf
    • mods
    • mets
    • didl
    • premis

    Citas

    Por favor, use este identificador para citar o enlazar este ítem:http://uvadoc.uva.es/handle/10324/45394

    Título
    Controlling the intermediate conductance states in RRAM devices for synaptic applications
    Autor
    García García, HéctorAutoridad UVA Orcid
    González Ossorio, ÓscarAutoridad UVA
    Dueñas Carazo, SalvadorAutoridad UVA Orcid
    Castán Lanaspa, María HelenaAutoridad UVA Orcid
    Año del Documento
    2019
    Editorial
    Elsevier
    Descripción
    Producción Científica
    Documento Fuente
    Microelectronic Engineering, 2019, vol. 215. 14 p.
    Zusammenfassung
    RRAM devices are promising candidates to implement artificial synaptic devices for their use in neuromorphic systems, due to their high number or reachable conductance levels. The capacitors used in this work (TiN/Ti/ HfO2/W) show resistive switching behavior and reachable intermediate conductance states. We can control the conductance states by applying voltage pulses to the top electrode. Different approaches to control the synaptic weight have been studied: applying pulses with different voltage amplitudes changes the synaptic weight variation in an exponential way, and applying pulses with different lengths changes the synaptic weight in a linear way. We can control the conductance values when applying depression pulses, but the potentiation characteristic is not linear, as for other synaptic devices, as PRAMs. Applying other voltage signals to the structure, as voltage ramps, can improve the potentiation characteristic.
    Materias Unesco
    3307.90 Microelectrónica
    Palabras Clave
    Resistive memories
    Memorias resistivas
    Synaptic devices
    Dispositivos sinápticos
    ISSN
    0167-9317
    Revisión por pares
    SI
    DOI
    10.1016/j.mee.2019.110984
    Patrocinador
    Ministerio de Economía, Ciencia y Competitividad - Fondo Europeo de Desarrollo Regional (project TEC2017-84321-C4-2-R)
    Version del Editor
    https://www.sciencedirect.com/science/article/abs/pii/S0167931719301376
    Propietario de los Derechos
    © 2019 Elsevier
    Idioma
    eng
    URI
    http://uvadoc.uva.es/handle/10324/45394
    Tipo de versión
    info:eu-repo/semantics/acceptedVersion
    Derechos
    openAccess
    Aparece en las colecciones
    • GCME - Artículos de revista [57]
    Zur Langanzeige
    Dateien zu dieser Ressource
    Nombre:
    Controlling-the-intermediate.pdf
    Tamaño:
    1.581Mb
    Formato:
    Adobe PDF
    Thumbnail
    Öffnen
    Attribution-NonCommercial-NoDerivatives 4.0 InternacionalSolange nicht anders angezeigt, wird die Lizenz wie folgt beschrieben: Attribution-NonCommercial-NoDerivatives 4.0 Internacional

    Universidad de Valladolid

    Powered by MIT's. DSpace software, Version 5.10